一、实验目的
1、熟悉计数、译码、显示电路的工作原理及电路结构; 2、了解计数器、译码器和显示器的逻辑功能; 3、运用计数器、译码器和显示集成组件进行计数显示。
二、实验原理
该实验电路由计数、译码、显示三部分构成。 计数单元是集成电路74LS192,它的引脚排列如图1。
74LS192是由四组触发器按8421BCD码形式构成的十进制计数器,它具有双时钟输入,可进行加法和减法计数。此外,还具有异步清零、异步置数和状态保持的功能。它的功能真值表如表1所示。
VCCD0CRBOCOLDD2D3D1Q1Q0CPDCPUQ2Q3GND图1. 74LS192引脚图
表1. 74LS192功能表
译码电路采用集成电路74LS248,它是七段LED字符显示译码器,其引脚排列如图2所示,
输入的BCD码由A0、A1、A2、A3输入,然后按字形规则译码后从Y输出,输出端Ya、Yb…..Yg对
应于图3所示数码字形的a、b、……g段。本实验选用的显示器为共阴极型七段LED显示器,七段中的每一段(取名为a、b、c、d、e、f、g)均是一个发光二极管,当显示某一数字,例如显示“4”时,输入端f、g、b、c必须是高电平使相应字段发光。
74LS248的输入BCD码与输出译码之间的对应关系如表2所示。
图2. 74LS248引脚图
图3. 数码管
十进制数A300102030405060708191输入A2A100000101101011110000A00101010101a1011010111b1111100111c1101111111输出d1011011010e1010001010f1000111011g0011111011 表2. 74LS248的输入BCD码与输出译码之间的对应关系
74LS192、74LS248及数码管相应端口的连接关系如图4所示。在计数状态下,74LS192的输出端Q3、Q2、Q1、Q0有相应的计数输出传送到译码器74LS248的输入端,经74LS248译码后的输出传送到数码管的对应输入,即可显示输入的计数脉冲数。
三、实验内容及实验报告要求
1、首先根据图4在实验板上将74LS192、74LS248及数码管的相应端口连接好。 2、外加相应的逻辑门(与非门,74LS00或74LS20,引脚图见下方),利用74LS192实现一个N(N的值自己确定,N<10)进制加法计数器。
在实验报告中记录所设计的加法计数器的工作情况,包括: (1)所设计的加法计数器是多少进制的? (2)画出实现上述计数器的电路的连接图; (3)将电源接通后,数码管的显示情况;
(4)如果要将计数的进位输出显示出来,在实验箱上怎样实现? 3、检验74LS192在减法计数状态下,对应数码管的显示情况。 附:
图4. 74LS192、74LS248及数码管相应端口的连接关系
因篇幅问题不能全部显示,请点此查看更多更全内容